エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

38.3.2. コンフィグレーション

コアは、プラットフォーム・デザイナーで次のパラメーターを設定することにより、コンフィグレーションすることができます。
  • 次のパラメーターを使用し、データ・パターン・チェッカー・コアの入力インターフェイスをコンフィグレーションすることができます。

    ST_DATA_W — データ・パターン・チェッカー・コアがサポートする入力データ信号の幅。有効な値は、32、40、50、64、66、80、および128です。

  • バイパス・インターフェイスを追加し、バイパスポートを介して入力データを登録および出力することができます。それには、次のパラメーターを使用します。

    Enable Bypass Interface — このオプションを選択し、このインターフェイスを有効にします。デフォルトで、このインターフェイスは無効になっています。

  • データ・パターン・チェッカー・コアは、2種類のインターフェイス ( Avalon® -STおよびコンジット・インターフェイス) をサポートします。次のパラメーターを使用し、この2つのインターフェイスのいずれかを選択することができます。

    Enable Avalon® Interface — このオプションを選択し、 Avalon® インターフェイスを有効にします。デフォルトで、このインターフェイスが有効になっています。このオプションの選択を解除すると、コンジット・インターフェイスが有効になります。

  • 周波数カウンターは、次のパラメーターを選択することで有効になります。

    Enable Frequency Counter

  • 次のパラメーターは、 Avalon® -MMクロックドメインから Avalon® -STクロックドメインへのクロック・クロッシングの同期深度を決定します。

    CROSS_CLK_SYNC_DEPTH — デフォルト値は2です。有効な値は => 2です。