エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

36.2.3. レジスターマップ

パフォーマンス・カウンター・コアには Avalon® Memory-Mapped ( Avalon® -MM) スレーブ・インターフェイスがあり、メモリーマッピングされているレジスターへのアクセスを提供します。レジスターからの読み出しにより、現在の時間とイベント数を取得します。レジスターへの書き込みにより、カウンターを開始、停止、およびリセットします。
表 365.  パフォーマンス・カウンター・コアのレジスターマップ
オフセット レジスター名 ビットの説明
読み出し 書き込み
31 ... 0 31 ... 1 0
0 T[0] lo グローバル・クロック・サイクル・カウンター [31:0] (1) 0 = STOP

1 = RESET

1 T[0] hi グローバル・クロック・サイクル・カウンター [63:32] (1) 0 = START
2 Ev[0] グローバル・イベント・カウンター (1) (1)
3 (1) (1) (1)
4 T[1] lo セクション1クロック・サイクル・カウンター [31:0] (1) 1 = STOP
5 T[1] hi セクション1クロック・サイクル・カウンター [63:32] (1) 0 = START
6 Ev[1] セクション1イベントカウンター (1) (1)
7 (1) (1) (1)
8 T[2] lo セクション2クロック・サイクル・カウンター [31:0] (1) 1 = STOP
9 T[2] hi セクション2クロック・サイクル・カウンター [63:32] (1) 0 = START
10 Ev[2] セクション2イベントカウンター (1) (1)
11 (1) (1) (1)
.

.

.

.

.

.

.

.

.

.

.

.

.

.

.

4n + 0 T[n] lo セクションnクロック・サイクル・カウンター [31:0] (1) 1 = STOP
4n + 1 T[n] hi セクションnクロック・サイクル・カウンター [63:32] (1) 0 = START
4n + 2 Ev[n] セクションnイベントカウンター (1) (1)
4n + 3 (1) (1) (1)
注意
  1. 予約済み。読み出し値は未定義です。書き込み時は、予約ビットを0に設定します。