エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

8.5. インターフェイス信号

表 45.  インターフェイス信号
信号名 方向 説明
クロック・インターフェイス
clk 1 入力 IPコアのクロックに使用される入力クロック。
clk_33 1 入力 IPコアへの33MHzのクロック供給。
リセット・インターフェイス
reset_n 1 入力 IPコアのリセットに使用される同期リセット。
LPCスレーブ・コンポーネントへのLPCインターフェイス
lad[3:0] 4 入力/出力 多重化されるコマンド、アドレス、およびデータ信号。
lframe_n 1 出力 新しいサイクルの開始、または破損サイクルの終了を示します。
lreset_n 1 出力 LPCスレーブへのリセット信号。
lclk 1 出力 LPCスレーブを駆動する33Mhzクロック。
serirq 1 入力/出力 シリアル化されているIRQ割り込み信号。
serirq_data_out 12 1 入力/出力 シリアル化されているIRQデータ信号。
serirq_data_oe 12 1 入力/出力 シリアル化されているIRQデータ出力イネーブル信号。
serirq_data_in 12 1 入力/出力 シリアル化されているIRQデータ信号。
lad_out[3:0] 12 4 出力 多重化されるコマンド、アドレス、およびデータ信号。
lad_oe 12 1 出力 データ信号出力イネーブル
lad_in[3:0] 12 4 入力 多重化されるコマンド、アドレス、およびデータ信号。
Avalonインターフェイス
avmm_write 1 入力 レジスターアクセス用のAvalon書き込みコントロール信号。
avmm_read 1 入力 レジスターアクセス用のAvalon読み出しコントロール信号。
avmm_writedata[31:0] 32 入力 レジスターアクセス用のAvalon書き込みデータバス。
avmm_address[4:0] 5 入力 レジスターアクセス用のAvalonアドレスバス。
avmm_readdata[31:0] 32 出力 レジスターアクセス用のAvalon読み出しデータバス。
eSPIインターフェイス
espi_clk 1 入力 eSPIシリアルクロック。周波数の範囲は20Mhzから66Mhzまでです。
espi_reset_n 1 入力 eSPIリセット。このリセット信号をアサートしても、チャネルのFIFOはリセットされません。
espi_cs_n 1 入力 eSPIチップセレクト。
espi_data[1:0]/[3:0] 2/4 入力/出力 eSPI双方向データバス。データバスのレーンはIO_MODEパラメーターによって異なります。
espi_alert_n 1 出力 eSPIアラート。
コンジットポート
slp_s5_n 1 出力 サーバー・プラットフォーム関連の信号。
slp_s4_n 1 出力
slp_s3_n 1 出力
slp_a_n 1 出力
slp_lan_n 1 出力
slp_wlan_n 1 出力
sus_stat_n 1 出力
sus_pwrdn_ack 1 出力
sus_warn_n 1 出力
pch_to_ec[7:0] 8 出力
oob_rst_warn 1 出力
host_rst_warn 1 出力
smiout_n 1 出力
nmiout_n 1 出力
host_c10 1 出力
pltrst_n 1 出力
ec_to_pch [7:0] 8 入力
sus_ack_n 1 入力
slave_boot_load_done 1 入力
slave_boot_load_status 1 入力
oob_rst_ack 1 入力
wake_n 1 入力
pme_n 1 入力
sci_n 1 入力
rcin_n 1 入力
host_rst_ack 1 入力
rsmrst_n 1 入力
12 この信号は、Enable tri-state control ports on LPC data bus and Serial IRQ lineパラメーターをオンにしている場合にのみ利用することができます。