エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

42.2.1. 機能の説明

Avalon® -STマルチプレクサーは、多数の入力データ・インターフェイスからデータを取得し、そのデータを単一の出力インターフェイスに多重化します。マルチプレクサーにはシンプルなラウンドロビン・スケジューラーが含まれており、データをもつ次の入力インターフェイスから選択を行います。各入力インターフェイスの幅は出力インターフェイスと同じであるため、マルチプレクサーが1つの入力インターフェイスからデータを伝送している場合、残りの入力インターフェイスはすべてバックプレッシャーされます。

マルチプレクサーにはオプションのchannel信号が含まれているため、各入力インターフェイスではチャネル化されているデータを伝送できるようになります。channel信号が入力インターフェイスに存在する場合、マルチプレクサーは、log2 (num_input_interfaces) ビットを追加して出力チャネル信号を作成します。それにより、出力チャネル信号には、入力チャネルのすべてのビットに加えて、データの各サイクルが伝送された入力インターフェイスを示すためのビットが含まれます。これらのビットは、出力channel信号の最上位ビットまたは最下位ビットのいずれかに追加されます。これは、プラットフォーム・デザイナーのMegaWizardインターフェイスで指定されます。

図 126. マルチプレクサー

内部スケジューラーは、一度に1つの入力インターフェイスを考慮し、転送に対して選択します。入力インターフェイスが選択されると、その入力インターフェイスからのデータは、次のいずれかのシナリオが発生するまで送信されます。

  • 指定サイクル数が経過している
  • 入力インターフェイスに送信するデータがなくなり、Readyサイクルでvalidがデアサートされている
  • パケットがサポートされている場合は、endofpacketがアサートされている

入力インターフェイス

各入力インターフェイスは Avalon® -STデータ・インターフェイスで、オプションでパケットをサポートします。入力インターフェイスはすべて同じで、同じシンボルおよびデータ幅、エラー幅、チャネル幅を備えます。

出力インターフェイス

出力インターフェイスは、すべての入力からのデータを含む多重化されたデータストリームを伝送します。シンボル、データ、およびエラーの幅は、入力インターフェイスと同じです。channel信号の幅は入力インターフェイスと同じですが、各データの入力元を示すために必要なビットが追加されます。