エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

4.2.2. 動作

Avalon® -ST SPIコアは、SPIマスターがトランザクションを開始していることを示すnSS信号がLowにアサートされるまで待機します。次に、コアは入力信号のmosiからビット単位でシフトを開始します。コアは、SPIで受信したビットをバイトにパッキングし、次の特殊文字を確認します。
  • 0x4a — アイドル文字。コアはアイドル文字をドロップします。
  • 0x4d — エスケープ文字。コアはエスケープ文字をドロップし、続くバイトを0x20XORします。

    受信したデータのそれぞれの有効なバイトに対し、コアは Avalon® -STソース・インターフェイスでvalid信号をアサートし、そのバイトをインターフェイスで1クロックサイクルの間提供します。

    同時に、コアは Avalon® -STシンクから出力信号のmisoにデータをシフトします。これは、最上位ビットから始まります。シフトするデータがない場合は、コアはアイドル文字 (0x4a) をシフトします。データが特殊文字の場合、コアはエスケープ文字 (0x4d) を挿入し、データを0x20とXORします。

    データは、MSBが先頭になる方向でコアに出入りします。

図 6. SPI転送プロトコル
表 13.  SPI転送プロトコルの仕様
記号 説明 最小 最大 単位
TL nSSに対するsclkのワースト回復時間 ½ SPIクロック - クロックサイクル
TT MOSIおよびMISOのデータのワーストホールド時間 ½ SPIクロック -
TI インテルFPGAファミリーで必要なリセットパルスの最小幅 1 SPIクロック -