エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

48.4. インテル FPGA GMII to RGMIIコンバーター・コアのインターフェイス

図 137.  インテル FPGA GMII to RGMIIコンバーター・コアのトップ・レベル・インターフェイス
注: この図に示されているインターフェイスに関する情報と詳細なリストについては、以降の表で、対応するインターフェイス名を参照してください。
表 440.  peri_clock

インターフェイス名: peri_clock

説明: ペリフェラル・クロック・インターフェイス

信号 方向 説明
clk 1 入力 ペリフェラル・クロック・ソース
表 441.  peri_reset

インターフェイス名: peri_reset

説明: ペリフェラル・リセット・インターフェイス

信号 方向 説明
rst_n 1 入力

アクティブLowペリフェラル非同期リセットソース

この信号は非同期でアサートされ、同期してデアサートされます。同期デアサートは、このコアの外部で提供する必要があります。

表 442.  pll_25m_clock

インターフェイス名: pll_25m_clock

説明: FPGA PLL出力からの25MHzクロック

信号 方向 説明
pll_25m_clk 1 入力 FPGA PLLからの25MHz入力クロック
表 443.  pll_2_5m_clock

インターフェイス名: pll_2_5m_clock

説明: FPGA PLL出力からの2.5MHzクロック

信号 方向 説明
pll_2_5m_clk 1 入力 FPGA PLLからの2.5MHz入力クロック
表 444.  hps_gmii

インターフェイス名: hps_gmii

説明: インテル FPGA HPS Emac Interface Splitterコアに面するGMII/MIIインターフェイス

信号 方向 説明
mac_tx_clk_o 1 入力 HPSからのGMII/MII送信クロック
mac_tx_clk_i 1 出力 HPSへのGMII/MII送信クロック
mac_rx_clk 1 出力 HPSへのGMII/MII受信クロック
mac_rst_tx_n 1 入力 HPSからのGMII/MII送信リセットソースで、アクティブLowのリセット
mac_rst_rx_n 1 入力 HPSからのGMII/MII受信リセットソースで、アクティブLowのリセット
mac_txd 8 入力 HPSからのGMII/MII送信データ
mac_txen 1 入力 HPSからのGMII/MII送信イネーブル
mac_txer 1 入力 HPSからのGMII/MII送信エラー
mac_rxdv 1 出力 HPSへのGMII/MII受信データのValid
mac_rxer 1 出力 HPSへのGMII/MII受信データエラー
mac_rxd 8 出力 HPSへのGMII/MII受信データ
mac_col 1 出力 HPSへのGMII/MII衝突検出
mac_crs 1 出力 HPSへのGMII/MIIキャリアセンス
mac_speed 2 入力 HPSからのMAC速度通知
表 445.  phy_rgmii

インターフェイス名: phy_rgmii

説明: PHYデバイスに面するRGMIIインターフェイス

信号 方向 説明
rgmii_tx_clk 1 出力 PHYへのRGMII送信クロック
rgmii_rx_clk 1 入力 PHYからのRGMII受信クロック
rgmii_txd 4 出力 PHYへのRGMII送信データ
rgmii_tx_ctl 1 出力 PHYへのRGMII送信制御
rgmii_rxd 4 入力 PHYからのRGMII受信データ
rgmii_rx_ctl 1 入力 PHYからのRGMII受信制御