エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

32.3.1. Memory Profileページ

Memory Profileページでは、アドレスやデータバス幅、チップセレクト信号数、およびバンク数などのSDRAMサブシステムの構造を指定することができます。
表 344.  Memory Profileページの設定
設定 選択可能な値 デフォルト値 説明
Data Width 8、16、32、64 32 SDRAMデータバス幅。この値は、dqバス (データ) およびdqmバス (バイト・イネーブル) の幅を決定します。
Architecture Settings Chip Selects 1、2、4、8 1 SDRAMサブシステムの独立しているチップセレクト数。複数のチップセレクトを使用することで、SDRAMコントローラーは複数のSDRAMチップを1つのメモリー・サブシステムに結合することができます。
Banks 2、4 4 SDRAMバンク数。この値は、SDRAMに接続しているbaバス (バンクアドレス) の幅を決定します。正しい値は、対象のSDRAMのデータシートに記載されています。
Address Width Settings Row 11、12、13、14 12 行アドレスビット数。この値は、addrバスの幅を決定します。RowおよびColumnの値は、選択しているSDRAMのジオメトリーによって異なります。例えば、4096 (212) 行 x 512列で構成されるSDRAMのRowの値は12になります。
Column 8以上、Rowの値未満 8 列アドレスビット数。例えば、4096行 × 512 (29) 列として構成されるSDRAMのColumnの値は9になります。
Share pins via tri-state bridge dq/dqm/addr I/O pins On、Off Off Noに設定すると、すべてのピンがSDRAMチップ専用になります。Yesに設定すると、addrdq、およびdqmピンをシステム内のトライステート・ブリッジと共有することができます。その場合は、プルダウンメニューから適切なトライステート・ブリッジを選択します。
Include a functional memory model in the system testbench On、Off On オンになっている場合は、SDRAMチップ向けのプラットフォーム・デザイナー機能シミュレーション・モデルです。このデフォルトのメモリーモデルは、SDRAMコントローラーを使用しているシステムの作成と検証プロセスを加速します。ハードウェア・シミュレーションに関する考慮事項のセクションを参照してください。

Memory Profileページに入力されている設定に基づき、ウィザードはSDRAMサブシステムで予想されるメモリー容量をメガバイト、メガビット、およびアドレス指定可能なワード数の単位で表示します。これらの予想値を、選択しているSDRAMの実際のサイズと比較し、設定が正しいことを確認します。