インテルのみ表示可能 — GUID: iga1404342706133
Ixiasoft
インテルのみ表示可能 — GUID: iga1404342706133
Ixiasoft
33.5. リセット要件とクロック要件
SDRAMへのメインリセット入力信号は、SDRAMコアの観点からは非同期リセット入力として扱われます。リセット・シンクロナイザー回路は、完全なSOC/ASICシステムの各リセットドメインに通常実装されますが、SDRAMコア内には実装されません。代わりに、このリセット・シンクロナイザー回路をSDRAM外部の、完全なシステムデザイン内のより高い階層に実装する必要があります。これにより、「非同期アサート、同期デアサート」の規則を満たします。
SDRAMコアは、clk入力で入力クロックを最大周波数100MHzで受け入れます。最小周波数などのクロックの他の要件は、SDRAMがインターフェイス接続している外部SDRAMの要件と同様です。