エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

27.5.2. レジスターマップ

CPUなどの Avalon® -MMマスター・ペリフェラルは、次の4つの32ビット・レジスターを介してPIOコアを制御し、PIOコアと通信します。この表では、PIOコアのI/Oポートがnビット幅にコンフィグレーションされていると仮定しています。
表 273.  PIOコアのレジスターマップ
オフセット レジスター名 R/W (n-1) ... 2 1 0
0 data 読み出しアクセス R 現在PIO入力にあるデータ値
書き込みアクセス W PIO出力で駆動する新しい値
1 direction (1) R/W 各I/Oポートの個別の方向制御。値0では入力に、値1では出力に方向が設定されます。
2 interruptmask (1) R/W 各入力ポートのIRQのイネーブル/ディスエーブル。ビットを1に設定すると、対応するポートの割り込みが有効になります。
3 edgecapture (1)(2) R/W 各入力ポートのエッジ検出。
4 outset W 設定する出力ポートのビットを指定します。outsetの値は、IPコアの物理レジスターに格納されません。よって、その値は今後の使用に対して維持されません。
5 outclear W クリアする出力ビットを指定します。outclearの値は、IPコアの物理レジスターに格納されません。よって、その値は今後の使用に対して維持されません。
注意
  1. ハードウェアのコンフィグレーションによっては、このレジスターが存在しない場合があります。レジスターが存在しない場合、レジスターの読み出しでは未定義の値が返され、レジスターの書き込みは無効です。
  2. オプションのEnable bit-clearing for edge capture registerがオフになっている場合、任意の値をedgecaptureレジスターに書き込むと、レジスター内のすべてのビットがクリアされます。それ以外では、レジスターの特定のビットに1を書き込むと、そのビットのみがクリアされます。