エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

39.2. リソース使用率とパフォーマンス

テスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コアのリソース使用率とパフォーマンスは、データ幅、チャネル数、およびストリーミング・データでオプションのパケットプロトコルを使用しているかによって異なります。
表 404.  テスト・パターン・ジェネレーターの推定リソース使用率とパフォーマンス
チャネル数 データ幅 (ビートあたりの8ビット・シンボルの数) パケットサポート Stratix® IIおよび Stratix®  II GX Cyclone® II Stratix®
fMAX

(MHz)

ALM

メモリー (ビット) fMAX

(MHz)

ロジックセル メモリー (ビット) fMAX

(MHz)

ロジックセル メモリー (ビット)
1 4 あり 284 233 560 206 642 560 202 642 560
1 4 なし 293 222 496 207 572 496 245 561 496
32 4 あり 276 270 912 210 683 912 197 707 912
32 4 なし 323 227 848 234 585 848 220 630 848
1 16 あり 298 361 560 228 867 560 245 896 560
1 16 なし 340 330 496 230 810 496 228 845 496
32 16 あり 295 410 912 209 954 912 224 956 912
32 16 なし 269 409 848 219 842 848 204 912 848
表 405.  テスト・パターン・チェッカーの推定リソース使用率とパフォーマンス
チャネル数 データ幅 (ビートあたりの8ビット・シンボルの数) パケットサポート Stratix® IIおよび Stratix®  II GX Cyclone®  II Stratix®
fMAX

(MHz)

ALM

メモリー (ビット) fMAX

(MHz)

ロジックセル メモリー (ビット) fMAX

(MHz)

ロジックセル メモリー (ビット)
1 4 あり 270 271 96 179 940 0 174 744 96
1 4 なし 371 187 32 227 628 0 229 663 32
32 4 あり 185 396 3616 111 875 3854 105 795 3616
32 4 なし 221 363 3520 133 686 3520 133 660 3520
1 16 あり 253 462 96 185 1433 0 166 1323 96
1 16 なし 277 306 32 218 1044 0 192 1004 32
32 16 あり 182 582 3616 111 1367 3584 110 1298 3616
32 16 なし 218 473 3520 129 1143 3520 126 1074 3520