エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

2.5.2. レジスターマップ

しきい値をコンフィグレーションし、 Avalon® -MMのコントロール・インターフェイスおよびフィルレベル・インターフェイスを介して各チャネルのフィルレベルをそれぞれ取得することができます。以降のセクションでは、各インターフェイスを介してアクセスすることができるレジスターについて説明します。

コントロール・レジスター・インターフェイス

表 6.  コントロール・インターフェイスのレジスターマップ
バイトオフセット 名称 アクセス リセット値 説明
0 ALMOST_FULL_THRESHOLD RW 0 almost-fullの一次しきい値。FIFOレベルがこのしきい値以上になると、 Avalon® -ST almost-fullステータス・インターフェイスでビットAlmost_full_data[0]が1に設定されます。
4 ALMOST_EMPTY_THRESHOLD RW 0 almost-emptyの一次しきい値。FIFOレベルがこのしきい値以下になると、 Avalon® -ST almost-emptyステータス・インターフェイスでビットAlmost_empty_data[0]が1に設定されます。
8 ALMOST_FULL2_THRESHOLD RW 0 almost-fullの二次しきい値。FIFOレベルがこのしきい値以上になると、 Avalon® -ST almost-fullステータス・インターフェイスでビットAlmost_full_data[1]が1に設定されます。
12 ALMOST_EMPTY2_THRESHOLD RW 0 almost-emptyの二次しきい値。FIFOレベルがこのしきい値以下になると、 Avalon® -ST almost-emptyステータス・インターフェイスでビットAlmost_empty_data[1]が1に設定されます。
ベース + 8 Almost_Empty_Threshold RW   一次almost-emptyしきい値の値。FIFOレベルがこのしきい値以下になると、 Avalon® -ST almost-emptyステータス・インターフェイスでビット Almost_empty_data[0] が1に設定されます。
ベース + 12 Almost_Empty2_Threshold RW   二次almost-emptyしきい値の値。FIFOレベルがこのしきい値以下になると、 Avalon® -ST almost-emptyステータス・インターフェイスでビットAlmost_empty_data[1] が1に設定されます。

フィルレベル・レジスター・インターフェイス

次の表は、フィルレベル・インターフェイスのレジスターマップを示しています。

表 7.  フィルレベル・インターフェイスのレジスターマップ
バイトオフセット 名称 アクセス リセット値 説明
0 fill_level_0 RO 0 各チャネルのフィルレベル。チャネルごとに1つのレジスターが定義されます。例えば、コアが4つのチャネルをサポートするようにコンフィグレーションされている場合は、4つのフィルレベル・レジスターが定義されます。
4 fill_level_1 RO 0
8 fill_level_2 RO 0
(n*4) fill_level_n RO 0