エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

45.2. パフォーマンスおよびリソース使用率

このセクションでは、さまざまなインテルFPGAデバイスファミリーにおけるリソース使用率とパフォーマンス・データを一覧にします。概算値は、 インテル® Quartus® Prime開発ソフトウェアを使用してコアをコンパイルすることにより取得しています。

次の表は、 Stratix® II GXデバイス (EP2SGX130GF1508I4) のリソース使用率とパフォーマンス・データを示しています。

表 428.   Stratix® II GXデバイスのリソース使用率とパフォーマンス・データ
チャネル数 ALUT ロジックレジスター メモリー (M512/M4K/

M-RAM

)
fMAX

(MHz)

4 7 7 0/0/0 > 125
12 25 17 0/0/0 > 125
24 62 30 0/0/0 > 125

次の表は、 Stratix®  IIIデバイス (EP3SL340F1760C3) のリソース使用率とパフォーマンス・データを示しています。 Stratix® IVデバイスのIPコアのパフォーマンスは、 Stratix®  IIIデバイスに類似しています。

表 429.   Stratix® IIIデバイスのリソース使用率とパフォーマンス・データ
チャネル数 ALUT ロジックレジスター メモリー (M9K/M144K/MLAB) fMAX

(MHz)

4 7 7 0/0/0 > 125
12 25 17 0/0/0 > 125
24 67 30 0/0/0 > 125

次の表は、 Cyclone® IIIデバイス (EP3C120F780I7) のリソース使用率とパフォーマンス・データを示しています。

表 430.   Cyclone® IIIデバイスのリソース使用率とパフォーマンス・データ
チャネル数 合計ロジックエレメント 合計レジスター メモリーM9K fMAX

(MHz)

4 12 7 0 > 125
12 32 17 0 > 125
24 71 30 0 > 125