エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

30.4. mSGDMAの記述子

記述子のスレーブポートは、標準記述子の場合は128ビット、拡張記述子の場合は256ビットです。以下の表は、許可される標準および拡張記述子の形式を示しています。

表 287.  標準記述子の形式
    バイトレーン
オフセット アクセス 3 2 1 0
0x0 書き込み Read Address[31:0]
0x4 書き込み Write Address[31:0]
0x8 書き込み Length[31:0]
0xC 書き込み Control[31:0]
表 288.  拡張記述子の形式
    バイトレーン
オフセット アクセス 3 2 1 0
0x0 書き込み Read Address[31:0]
0x4 書き込み Write Address[31:0]
0x8 書き込み Length[31:0]
0xC 書き込み Write Burst Count[7:0] Read Burst Count [7:0] Sequence Number[15:0]
0x10 書き込み Write Stride[15:0] Read Stride[15:0]
0x14 書き込み Read Address[63:32]
0x18 書き込み Write Address[63:32]
0x1C 書き込み Control[31:0]

記述子のフィールドはすべてバイト境界に揃えられ、必要に応じて複数のバイトに広がります。記述子のスレーブポートの各バイトレーンには他から独立してアクセスできるため、任意のアクセスサイズを使用して記述子を生成することができます。

注: コントロール・フィールドの位置は、使用している記述子形式によって異なります。コントロール・フィールドの最後のビットは、アサートされた際に記述子をディスパッチャーのバッファーに確定します。そのため、コントロール・フィールドは記述子の最後に配置されます。これにより、記述子をディスパッチャー・ブロックに順次書き込むことができます。