エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

30.10. Modular Scatter-Gather DMAコアの改訂履歴

ドキュメント・バージョン インテル® Quartus® Primeのバージョン 変更内容
2020.09.21 20.2 mSGDMA design exampleへのリンクを訂正しました。
2019.04.01 19.1
  • mSGDMAコアを使用するコード例のセクションで、デザイン例の情報を更新しました。
  • 書き込み応答のサポートを追加しました。
    • パラメーターのEnable Write Responseを追加しました。
    • 記述子ビットのWait for write responsesを追加しました。
2018.09.24 18.1 mSGDMAコアを使用するコード例のセクションを新しく追加しました。
2018.05.07 18.0
  • コンポーネントのパラメーターの表に新しいパラメーターのNo Byteenables During Writesを追加しました。
  • mSGDMAのレジスターマップの章で情報を訂正しました。
  • 次のレジスターの詳細を追加しました。
    • Write Fill Level
    • Read Fill Level
    • Response Fill Level
    • Write Sequence Number
    • Read Sequence Number
    • Component Configuration 1
    • Component Configuration 2
    • Component Version Register
    • Component Type Register

日付

バージョン

変更内容

2017年5月 2017.05.08 Statusレジスター で、ビット9の説明を更新しました。
2016年5月 2016.05.03 次の表を更新しました。
2015年12月 2015.12.16 「alt_msgdma_irq」のセクションを追加しました。
2015年11月 2015.11.06
次のセクションを更新しました。
  • 応答ポート
  • コンポーネントのパラメーター
次のセクションを追加しました。
  • プログラミング・モデル
    • Stop DMAの操作
    • Stop Descriptorの操作
    • エラーでの停止および早期終了での停止からの回復
  • Modular Scatter-Gather DMA Prefetcherコア
  • ドライバーの実装
次のセクションを削除しました。
  • Unsupported Feature
2014年7月 2014.07.24 初版