エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

15.4. インターフェイス

図 44.  インテル FPGA Avalon® I2C (Master) コア
表 121.   インテル FPGA Avalon® I2C (Master) コアの信号
信号 方向 説明
クロック/リセット
clk 1 入力 システムのクロックソース
rst_n 1 入力

システムの非同期リセットソース

注: この信号は非同期でアサートされ、同期してデアサートされます。同期デアサートは、このペリフェラルの外部から提供する必要があります。
Avalon® -MMスレーブ
addr 4 入力 Avalon® -MMアドレスバス

アドレスバスはワード単位でアドレス指定されます。例えば、addr[2:0] = 0x0は、コアのメモリー・マップ・スペースの最初のワードをターゲットにしており、addr[2:0] = 0x1は2番目のワードをターゲットにしています。

read 1 入力 Avalon® -MM読み出し制御
write 1 入力 Avalon® -MM書き込み制御
readdata 32 出力 Avalon® -MM読み出しデータバス
writedata 32 入力 Avalon® -MM書き込みデータバス
Avalon® -STソース20
src_data 8 出力 受信データFIFO (RX_DATA) からのI2Cデータ
src_valid 1 出力 src_dataバスが有効であることを示します。
src_ready 1 入力 シンクポートからの通知で、src_dataを消費する準備ができていることを示すものです。
Avalon® -STシンク20
snk_data 10 入力 ソースポートによって駆動される10ビット値で、コマンドFIFO (TFR_CMD) を転送します。
snk_valid 1 入力 ソースポートからの通知で、snk_dataが有効であることを示すものです。
snk_ready 1 出力 シンクポートからの通知で、snk_dataを消費する準備ができていることを示すものです。
シリアル・インターフェイス
scl_oe 1 出力

SCLピンを駆動するオープン・ドレイン・バッファーの出力イネーブル

1: SCLラインはLowに引き下げられています。

0: オープン・ドレイン・バッファーはトライステートで、SCLラインは外部からHighに引き上げられています。

sda_oe 1 出力

SDAピンを駆動するオープン・ドレイン・バッファーの出力イネーブル

1: SDAラインはLowに引き下げられています。

0: オープン・ドレイン・バッファーはトライステートで、SDAラインは外部からHighに引き上げられています。

scl_in 1 入力 I2Cのオープン・ドレイン・バッファーの入力パス
sda_in 1 入力 I2Cのオープン・ドレイン・バッファーの入力パスから提供されます。
割り込み
intr 1 出力 ホスト・プロセッサーへのアクティブHighのレベル割り込み出力
20 「Interface for transfer command FIFO and receive data FIFO accesses」が Avalon® -MMスレーブに設定されている場合、これらの信号は使用されません。この設定は、プラットフォーム・デザイナーを介してコンフィグレーションすることができます。