エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

35.3. コンポーネント・インターフェイス

インテルFPGA Interrupt Latency Calculatorには Avalon® -MMスレーブ・インターフェイスがあり、割り込みサービスルーチンのイニシエーターと通信します。

次の表は、Intel FPGA Interrupt Latency Counter IPで使用できるコンポーネント・インターフェイスを示しています。

表 363.  利用可能なコンポーネント・インターフェイス
インターフェイス・ポート 説明 備考
Avalon® -MMスレーブ (アドレス、書き込み、待機要求、書き込みデータ[31:0]、読み出し、読み出しデータ[31:0]) プロセッサーがIPと通信するための Avalon® -MMスレーブ・インターフェイス この Avalon® -MMスレーブ・インターフェイスでは、waitrequest信号とともに0サイクルの読み出しレイテンシーが見られます。進行中の操作がない場合、waitrequest信号はデフォルトでバイナリー「1」になります。 Avalon® -MM読み出しまたは書き込み信号がHighになっている際に、waitrequest信号は、readdata_valid_registerがHighになっている場合にのみLowになります。
クロック コンポーネントのクロック入力 レイテンシー・カウンター・ロジックに供給するクロック信号。
Reset_n アクティブLowのリセット入力 非同期のリセットアサートをサポートします。リセットのデアサートは、入力クロックに同期している必要があります。
IRQ 割り込み信号のイニシエーターからのIRQ信号 割り込みのアサートとデアサートは、入力クロックに同期されます。