エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

30.8.4. alt_msgdma_standard_descriptor_sync_transfer

表 312.  alt_msgdma_standard_descriptor_sync_transfer
プロトタイプ int alt_msgdma_standard_descriptor_sync_transfer(alt_msgdma_dev *dev, alt_msgdma_standard_descriptor *desc)
インクルード <modular_sgdma_dispatcher.h>、<altera_msgdma_csr_regs.h>、<altera_msgdma_descriptor_regs.h>、<sys/alt_errno.h>、<sys/alt_irq.h>、<io.h>
パラメーター

*dev — mSGDMAインスタンスへのポインター

*desc — 標準記述子構造へのポインター

戻り値

「0」の場合は成功、「error」は、エラーまたは条件によりmsgdmaがマスターへのコマンドの発行を停止していることを示しています。CSRのステータスレジスターでエラーに設定されているビットを確認することが推奨されます。「-EPERM」は記述子タイプの競合のために操作が許可されないことを示します。「-ETIME」は、5ミリ秒後のタイムアウトおよびループのスキップを示します。

説明 この関数を呼び出す際は、標準記述子を作成し、*descへのパラメーター・ポインターとして渡す必要があります。この関数は、ヘルパー関数「alt_msgdma_descriptor_sync_transfer」を呼び出し、一度に1つの標準記述子のブロッキング転送を開始します。この呼び出しの時点で読み出しまたは書き込みのFIFOバッファーがフルの状態になっている場合、ルーチンではFIFOバッファーに空きができるまで待機してプロセスを続行する、もしくは5ミリ秒のタイムアウトを待機します。読み出しと書き込みのコマンドバッファーが空になる前にエラーまたは条件によってディスパッチャーが読み出しと書き込みのマスターに対するコマンドの発行を停止した場合、関数は「error」を返します。エラーおよび完了ステータスを確認するのはアプリケーション開発者の責任です。