エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

30.8.3. alt_msgdma_descriptor_async_transfer

表 311.  alt_msgdma_descriptor_async_transfer
プロトタイプ static int alt_msgdma_descriptor_async_transfer(alt_msgdma_dev *dev, alt_msgdma_standard_descriptor *standard_desc, alt_msgdma_extended_descriptor *extended_desc)
インクルード <modular_sgdma_dispatcher.h>、<altera_msgdma_csr_regs.h>、<altera_msgdma_descriptor_regs.h>、<sys/alt_errno.h>、<sys/alt_irq.h>、<io.h>
パラメーター

*dev — mSGDMAインスタンスへのポインター

*standard_desc — 単一の標準記述子へのポインター

*extended_desc — 単一の拡張記述子へのポインター

戻り値

「0」の場合は成功、-ENOSPCはFIFOバッファーがフルであることを示し、-EPERMは記述子タイプの競合のために操作が許可されないことを示します。-ETIMEは、5ミリ秒後のタイムアウトおよびループのスキップを示します。

説明

「alt_msgdma_standard_descriptor_async_transfer」と「alt_msgdma_extended_descriptor_async_transfer」のヘルパー関数。

注: *standard_descと*extended_descのどちらか一方にNULLを割り当て、もう一方には適切なポインター値を割り当てる必要があります。これに従わない場合は、関数に「-EPERM」が返される可能性があります。

コールバック・ルーチンがこの特定のmSGDMAコントローラーに事前に登録されている場合、転送は割り込み生成を有効にするように設定されます。ソースの割り込み、ステータスの完了を確認し、適切な割り込み処理を作成するのは、アプリケーション開発者の責任です。

注: この関数では、CSRコントロール・レジスターの「Stop on Error」が常にマスクされます。CSRのコントロールは、「alt_register_callback」を呼び出すことにより、ユーザー定義のコントロール設定でユーザーによって設定することができます。