エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

10.4.10. afr

識別子 名称 オフセット アクセス リセット値 説明
afr Additional Features Register 0x100 RW 0x00000000 これらのレジスターにより、ソフトUARTコントローラーの追加機能を有効にします。これらの機能は、インテルFPGAに固有のものです。
ビットフィールド
31 30 29 28 27 26 25 24 23 22 21 20 19 18 17 16
-
15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 0
- tx_low_en
表 85.  afrのフィールド
ビット 名称/識別子 説明 アクセス リセット
[31:1] - 予約済み R 0x0
[0] Transmit FIFO Low Watermark Enable Register (tx_low_en) このビットは、Tx FIFO Low Watermarkの機能を制御します。この機能では、FIFOを有効 (FCR[0]) にする必要があります。有効にしている場合、送信FIFOのレベルがtx_lowに格納されている値以下になると、UARTはTransmit Holding Register Emptyステータス割り込みを送信します。tx_lowの正当な値は、0からFIFOの深さマイナス2の範囲です。tx_lowが不正な値に設定されている場合のUARTの動作は未定義です。
  • 1 - Transmit FIFO Low Watermarkがtx_lowによって設定されています。
  • 0 - Transmit FIFO Low Watermarkは設定されていません。
この値の変更は、送信FIFOが空の状態である場合、もしくはFIFOを有効にする (FCR[0]) 前に限り行う必要があります。このレジスターは、アクティブなトラフィックが送信される前のUART初期化時に変更されるものとして考えられています。この値を変更すると、FCR[2] を使用して送信FIFOをリセットする必要があります。
RW 0x0