インテル® Quartus® Primeプロ・エディションのユーザーガイド: デザイン上の推奨事項

ID 683082
日付 4/13/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

2.3.6.9.2. FLP-40002: Very Small Routing Regions

内容

非常に小さいルーティング領域はフロアプランを断片化し、必要なロジックに適合できない場合があります

この状態により、デザインの配置と配線が最適化されず、コンパイルの実行時間が長くなる可能性があります。領域は、少なくともmin_dimensionパラメーターで指定されたユニット数(両方向)に及ぶ必要があります。複数の長方形を含む領域の場合、境界ボックスが測定されます。

パラメーター

デフォルト値 説明
min_dimension  4

このパラメーターで指定された値より小さい次元を持つLogic Lock領域の違反を報告します。

推奨度

領域サイズが必要なロジックを含むのに十分な大きさであることを確認するか、非常にターゲットを絞ったより少ないロジックを制約する場合、ロケーション割り当てへの切り替えを検討してください。

重大度

Low

ステージ

  • 論理合成
  • Plan
  • 位置
  • Finalize

デバイスファミリー

  • インテル® Stratix® 10
  • インテル® Agilex™
  • インテル® Arria® 10
  • インテル® Cyclone® 10 GX