インテル® Quartus® Primeプロ・エディションのユーザーガイド: デザイン上の推奨事項

ID 683082
日付 4/13/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

2.3.6.9.1. FLP-40001: Congested Placement Region

内容

特定の地域にローカライズされた高使用率は、その地域のクリティカル・ネットのタイミングに悪影響を与える輻輳と長いルーティング迂回につながる可能性があります。

この状態は、通常、次の次善のフロアプラン決定の1つまたは複数によって引き起こされます。

  • Pin Planner
  • 小さいLogic Lock関連する論理パーティションまたはパーシャル・リコンフィギュレーション(PR)パーティションの領域。
  • Logic Lock領域の不適切な配置。
  • Logic Lock領域の最適ではない形状。

パラメーター

デフォルト値 説明
Region_Placement_Threshold  70% 

このパラメーターで指定された値よりも高い配置輻輳がある配置領域の違反を報告します。

推奨度

Logic Lock領域が、関連付けられたロジックを格納するのに十分な大きさであるか、またはインターフェイスロジックの接続に従うために移動または再形成する必要があるかどうかを確認します。

重大度

Low

ステージ

Place, Finalize

デバイスファミリー

  • インテル® Stratix® 10
  • インテル® Agilex™
  • インテル® Arria® 10
  • インテル® Cyclone® 10 GX