インテル® Quartus® Primeプロ・エディションのユーザーガイド: デザイン上の推奨事項

ID 683082
日付 4/13/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

2.2.4.2. FPGAリソースの計画

デザイン要件は、FPGAリソースの使用に影響します。適切なグローバル、リージョナル、およびデュアルリージョナルネットワーク信号を考慮して、機能ブロックを計画します。

一般に、デザインでクロックを割り当てた後、最高のファンアウト制御信号にグローバルネットワークを使用します。グローバルネットワーク信号が高ファンアウト制御信号を配信する場合、グローバル信号はデバイス内のどこでもロジックを駆動できます。同様に、リージョナルネットワーク信号を使用する場合、駆動されるロジックはデバイスの1つの象限、またはデュアルリージョナルネットワーク信号の場合はデバイスの半分になければなりません。データフローとI/Oとデバイス間のデータエントリおよびデータ出口の物理的位置によっては、機能ブロックを象限またはデバイスの半分に制限することは、パフォーマンスまたはリソース要件にとって実用的ではない場合があります。

デザインをフロアプランするときは、メイン機能ブロックのメモリ、ロジック、DSPブロックなど、さまざまなタイプのデバイスリソースのバランスを考慮してください。たとえば、デザインが少量のロジックでメモリを集中的に使用する場合、効果的なフロアプランを開発することは困難です。メモリとインターフェイスするロジックは、メモリにアクセスするためにチップ全体に広がる必要があります。この場合、データと制御パスで十分なレジスターステージを使用して、信号がチップを通過して必要な物理的に異なるリソースにアクセスできるようにすることが重要です。