インテル® Quartus® Primeプロ・エディションのユーザーガイド: デザイン上の推奨事項

ID 683082
日付 4/13/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

2.3.3.2. Chip PlannerからのDesign Assistantの実行

以下の手順に従って、分析モードでChip PlannerからDesign Assistantを実行します。
  1. Compilerの任意のステージを実行します。 Chip PlannerからDesign Assistantを実行する前に、少なくともAnalysis&Elaborationステージを実行する必要があります。
  2. Tools > Chip Plannerをクリックします。
  3. Chip Planner Tasksウィンドウで、 Design Assistantの下のReport DRCをクリックします。Report DRC(デザイン・ルール・チェック)ダイアログボックスが表示されます。
    図 23. Report DRCダイアログボックス
  4. Rulesの下で、チェックマークを削除して、分析にとって重要ではないルールをディセーブルします。Select all Rulesアイコンをクリックしてすべてのルールををイネーブルするか、Deselect all Rulesをクリックしてすべてのルールをディセーブルすることができます。
  5. 構成可能なパラメーターを含むルールをイネーブルする場合、Parametesフィールドでパラメーター値を調整します。
  6. Outputの下で、Report panel nameを確認し、オプションで出力File nameを指定します。
  7. Runをクリックします 。 Design Assistantが違反を検出すると、結果レポートが生成され、  Reportペインに表示されます。結果は、メインのコンパイルレポートにも表示されます。
    図 24. Chip Planner Reportsペインの違反
    図 25. メインのコンパイルレポートでのチッププランナー違反