インテル® Quartus® Primeプロ・エディションのユーザーガイド: デザイン上の推奨事項

ID 683082
日付 4/13/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

2.2.4.4. クリティカル・タイミング・パスの最適化

高速デザインでタイミングを閉じるには、タイミングエラーが最も多いパスを確認します。単一の大きなタイミングエラーを修正すると、タイミングが大幅に改善される可能性があります。

Tools > Chip Plannerをクリックして、レジスターの配置と配線パスを確認します。高ファンアウト制御信号の大きなタイミングエラーは、次のいずれかの条件によって発生する可能性があります。

  • グローバルネットワークの次善の使用
  • パイプライン化せずにローカルルーティングでチップを通過する信号
  • レジスターの複製による高ファンアウトの修正の失敗

高速で高帯域幅のデザインの場合、バス幅とワイヤ使用量を削減して速度を最適化します。ワイヤの使用量を削減するには、データをできるだけ移動しないでください。たとえば、ロジックのブロックがワードの数ビットで機能する場合、非アクティブなビットをFIFOまたはメモリに保存します。メモリはレジスターよりも安価で高密度であり、ワイヤの使用を削減します。