インテル® Quartus® Primeプロ・エディションのユーザーガイド: デザイン上の推奨事項

ID 683082
日付 4/13/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

2.3.6.2.7. TMC-20010: Logic Level Depth

内容

ロジックレベルの深さが大きいと、回路が動作できるクロック速度が制限されます。

注: Logic_Level_Thresholdパラメーターを使用して、深いロジックレベルの深さのパスのしきい値を変更します。

パラメーター

デフォルト値 説明
Logic_Level_Threshold 5

このパラメーターで指定された値より小さい次元を持つ領域の違反を報告します。

推奨度

パイプライン・レジスターを追加してデザインを再構築し、パフォーマンスのボトルネックを取り除き、デザインの達成可能なクロック周波数を増やします。

重大度

Medium

ステージ

Plan, Place, Finalize

デバイスファミリー

  • インテル® Stratix® 10
  • インテル® Agilex™
  • インテル® Cyclone® 10 GX
  • インテル® Arria® 10