インテル® Quartus® Primeプロ・エディションのユーザーガイド: デザイン上の推奨事項

ID 683082
日付 4/13/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

2.3.6.8.1. SGR-30020: Synchronous and Asynchronous Ports of the Same Register Driven by the Same Signal Source

内容

同じ信号ソースによって駆動される同じレジスターの同期ポートと非同期ポート。

図 75. 信号競合問題の例次の図は、同期ポートと同じレジスターのpresetポートを駆動する同じ信号ソースの例を示しています。


信号ソースが同じクロックのネガティブエッジセンシティブレジスターからのものであり、ソースレジスターがDおよびclrnポートに直接供給している場合、Design Assistantは違反をレポートしません。

図 76. 信号競合問題の例


推奨度

同一の信号源は、例えばaloadadatapreset、およびclear(アクティブハイとアクティブロー)のために、同期ポートと同じレジスターの他の非同期ポートを駆動してはなりません。

重大度

High

ステージ

Analysis and Elaboration

デバイスファミリー

  • インテル® Arria® 10
  • インテル® Cyclone® 10 GX