インテル® Quartus® Primeプロ・エディションのユーザーガイド: デザイン上の推奨事項

ID 683082
日付 4/13/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

2.2.6. デザインの準安定性の管理

FPGAデザインでは、非同期信号の同期が準安定性を引き起こす可能性があります。準安定性による平均故障間隔(MTBF)を分析する インテル® Quartus® Primeソフトウェアを使用できます。高い準安定性MTBFは、より堅牢なデザインを示しています。