このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
インテルのみ表示可能 — GUID: jsa1564419200808
Ixiasoft
インテルのみ表示可能 — GUID: jsa1564419200808
Ixiasoft
2.3.6.5.2. CLK-30002:クロック・ピン以外のピンをドライブするクロック
内容
デザインのクロック信号ソースは、レジスターの入力クロックポートのみを駆動する必要があります。クロックポート以外のポートに接続するクロック信号ソースがデザインに含まれている場合、Compilerはデザインを非同期と見なし、非同期デザインの問題と課題を関連付けます。
推奨度
この一般的なルールの目的は、多重化されたクロック、同期カウンターやステートマシンに基づいていないクロック・ディバイダー、非同期ロード機能に基づくDラッチなど、より具体的なクロックルールでは識別できないクロッキングの問題を識別することです。意図的でない限り、この接続を修正してください。
重大度
Medium
ステージ
Analysis and Elaboration
デバイスファミリー
- インテル® Cyclone® 10 GX
- インテル® Arria® 10