インテル® Quartus® Primeプロ・エディションのユーザーガイド: デザイン上の推奨事項

ID 683082
日付 4/13/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

2.2.5. 消費電力の削減

FPGAの総消費電力は、I/O電力、コアの静的電力、およびコアの動的電力で構成されます。これらのコンポーネント間の関係についての知識は、全体の総消費電力を計算する上で重要です。

さまざまな最適化手法とツールを使用して、FPGAデザインの実装中に適用するときの消費電力を最小限に抑えることができます。 インテル® Quartus® Primeソフトウェアは、デバイスの電力消費を完全に最適化するための電源駆動コンパイル機能を提供します。電力駆動型のコンパイルでは、電力駆動型の合成と電力駆動型の配置配線を使用して、デザインの総消費電力を削減します。