インテル® Quartus® Primeプロ・エディションのユーザーガイド: デザイン上の推奨事項

ID 683082
日付 4/13/2020
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

2. 推奨デザイン・プラクティス

この章では、 Intel® FPGAデバイスのデザインに関する推奨事項を提供します。

現在のFPGAアプリケーションは、ASICの複雑さとパフォーマンスの要件に達しました。 複雑なシステムデザインの開発において、デザイン手法は、デバイスのタイミング・パフォーマンス、ロジック使用率、およびシステムの信頼性に多大な影響を及ぼします。 適切にコーディングされたデザインは、異なるファミリーまたはスピードグレードをターゲットにした場合でも、予測可能で信頼性の高い方法で動作します。 優れたデザイン慣行は、プロトタイプと生産のためのFPGAとASIC実装間のデザイン移行の成功にも役立ちます。

FPGAデバイスを使用してデザインする際に最適なパフォーマンス、信頼性、および製品化までの時間を短縮するには、次のガイドラインに従う必要があります。

  • 同期デザイン・プラクティスの影響を理解する
  • 階層的なデザイン・パーティション、タイミング・クロージャー・ガイドラインなど、推奨されるデザイン手法に従う
  • ターゲットデバイスのアーキテクチャー機能を活用する