インテルのみ表示可能 — GUID: ctr1566540237054
Ixiasoft
1. インテル® Agilex™ 可変精度DSPブロックの概要
2. インテルAgilex可変精度DSPブロックのアーキテクチャー
3. インテルAgilex可変精度DSPブロックの動作モード
4. インテルAgilex可変精度DSPブロックのデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex FPGA IPコア・リファレンス
6. Multiply Adder Intel® FPGA IPコア・リファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコア・リファレンス
8. LPM_MULT Intel® FPGA IPコア・リファレンス
9. LPM_DIVIDE (Divider) Intel FPGA IPコア
10. Native Floating Point DSP Intel Agilex FPGA IPリファレンス
11. インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド・アーカイブ
12. インテルAgilex可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: ctr1566540237054
Ixiasoft
9.7.1. Generalタブ
パラメーター名 | 値 | デフォルト値 | 説明 |
---|---|---|---|
How wide should the 'numerator' input bus be? | 1-64 | 8 | numer[] および quotient[] ポートの幅を指定します。 |
How wide should the 'denominator' input bus be? | 1-64 | 8 | denom [] および remain[] ポートの幅を指定します。値は 1 から 64 です。 |
Numerator Representation |
|
Unsigned | 分子入力の符号表現です。このパラメーターがSignedに設定されている場合、除算器は numer[] 入力を符号付き2の補数として解釈します。 |
Denominator Representation |
|
Unsigned | 分母入力の符号表現です。このパラメーターがSignedに設定されている場合、除算器は denom[] 入力を符号付き2の補数として解釈します。 |