このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1. インテル® Agilex™ 可変精度DSPブロックの概要
2. インテルAgilex可変精度DSPブロックのアーキテクチャー
3. インテルAgilex可変精度DSPブロックの動作モード
4. インテルAgilex可変精度DSPブロックのデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex FPGA IPコア・リファレンス
6. Multiply Adder Intel® FPGA IPコア・リファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコア・リファレンス
8. LPM_MULT Intel® FPGA IPコア・リファレンス
9. LPM_DIVIDE (Divider) Intel FPGA IPコア
10. Native Floating Point DSP Intel Agilex FPGA IPリファレンス
11. インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド・アーカイブ
12. インテルAgilex可変精度DSPブロック・ユーザーガイドの改訂履歴
11. インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド・アーカイブ
IPバージョンは、 インテル® Quartus® Primeデザインスイート・ソフトウェアのバージョン19.1までは同じです。 インテル® Quartus® Primeデザインスイート・ソフトウェアのバージョン19.2以降では、IPコアのIPバージョン方式は新しくなっています。
IPコアバージョンがリストされていない場合は、前のIPコアバージョンのユーザーガイドが適用となります。
| IPコアバージョン | ユーザーガイド |
|---|---|
| 20.1 | Intel Agilex Variable Precision DSP Blocks User Guide |
| 19.3 | Intel Agilex Variable Precision DSP Blocks User Guide |