このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1. インテル® Agilex™ 可変精度DSPブロックの概要
2. インテルAgilex可変精度DSPブロックのアーキテクチャー
3. インテルAgilex可変精度DSPブロックの動作モード
4. インテルAgilex可変精度DSPブロックのデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex FPGA IPコア・リファレンス
6. Multiply Adder Intel® FPGA IPコア・リファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコア・リファレンス
8. LPM_MULT Intel® FPGA IPコア・リファレンス
9. LPM_DIVIDE (Divider) Intel FPGA IPコア
10. Native Floating Point DSP Intel Agilex FPGA IPリファレンス
11. インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド・アーカイブ
12. インテルAgilex可変精度DSPブロック・ユーザーガイドの改訂履歴
2.1.7.1. ダイナミック・チェーンアウト
インテルAgilexデバイスは、動的にディスエーブルまたはイネーブルできる CHAINOUT ポートをサポートしています。この機能では、入力レジスターは常に DISABLE_CHAINOUT 信号に対してイネーブルになっています。
図 9. ダイナミック・チェーンアウト
| DISABLE_CHAINOUT信号 | 説明 |
|---|---|
| Low (0) | チェーンアウト = 出力レジスターからの結果 |
| High (1) | チェーンアウト = 0。次の可変精度DSPブロックへのチェーンインはディスエーブルになります。 |