このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1. インテル® Agilex™ 可変精度DSPブロックの概要
2. インテルAgilex可変精度DSPブロックのアーキテクチャー
3. インテルAgilex可変精度DSPブロックの動作モード
4. インテルAgilex可変精度DSPブロックのデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex FPGA IPコア・リファレンス
6. Multiply Adder Intel® FPGA IPコア・リファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコア・リファレンス
8. LPM_MULT Intel® FPGA IPコア・リファレンス
9. LPM_DIVIDE (Divider) Intel FPGA IPコア
10. Native Floating Point DSP Intel Agilex FPGA IPリファレンス
11. インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド・アーカイブ
12. インテルAgilex可変精度DSPブロック・ユーザーガイドの改訂履歴
6.3.7. Pipeliningタブ
| パラメーター | IP生成パラメーター | 値 | デフォルト値 | 説明 |
|---|---|---|---|---|
| Pipelining Configuration | ||||
| Do you want to add pipeline register to the input? | gui_pipelining | No、 Yes |
No | 入力信号に追加レベルのパイプライン・レジスターを1つイネーブルするには、Yesを選択します。 Please specify the number of latency clock cyclesパラメーターには、0より大きい値を指定する必要があります。 |
| Please specify the number of latency clock cycles | latency | 0より大きい値 | 0 | 必要なレイテンシーをクロックサイクルで指定します。 パイプライン・レジスターの1つのレベルは、クロックサイクルの1レイテンシーとなります。 このオプションをイネーブルするには、Do you want to add pipeline register to the input?に対してYESを選択する必要があります。 |
| What is the source for clock input? | gui_input_latency_clock | CLOCK0、 CLOCK1、 CLOCK2 |
CLOCK0 | パイプライン・レジスターの入力クロック信号をイネーブルするには、Clock0、Clock1またはClock2を選択します。 このオプションをイネーブルするには、Do you want to add pipeline register to the input?に対してYESを選択する必要があります。 |
| What is the source for asynchronous clear input? | gui_input_latency_aclr | NONE ACLR0 ACLR1 |
NONE | 追加のパイプライン・レジスターのレジスター非同期クリアソースを指定します。 このオプションをイネーブルするには、Do you want to add pipeline register to the input?に対してYESを選択する必要があります。 |
| What is the source for synchronous clear input? | gui_input_latency_sclr | NONE SCLR0 SCLR1 |
NONE | 追加のパイプライン・レジスターのレジスター同期クリアソースを指定します。 このオプションをイネーブルするには、Do you want to add pipeline register to the input?に対してYESを選択する必要があります。 |