インテルのみ表示可能 — GUID: vfm1548141270223
Ixiasoft
1. インテル® Agilex™ 可変精度DSPブロックの概要
2. インテルAgilex可変精度DSPブロックのアーキテクチャー
3. インテルAgilex可変精度DSPブロックの動作モード
4. インテルAgilex可変精度DSPブロックのデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex FPGA IPコア・リファレンス
6. Multiply Adder Intel® FPGA IPコア・リファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコア・リファレンス
8. LPM_MULT Intel® FPGA IPコア・リファレンス
9. LPM_DIVIDE (Divider) Intel FPGA IPコア
10. Native Floating Point DSP Intel Agilex FPGA IPリファレンス
11. インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド・アーカイブ
12. インテルAgilex可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: vfm1548141270223
Ixiasoft
3.1.5.3. 27ビットのシストリックFIRモード
27 ビットのシストリックFIRモードでは、チェーンアウト加算器やアキュムレーターは64ビット動作用にコンフィグレーションされるため、27ビットデータ (54ビット積) を使用する場合に、10ビットのオーバーヘッドが発生します。これにより、合計11個の27 x 27乗算器または11個のインテルAgilex可変精度DSPブロックを、シストリックFIR構造としてカスケード接続することが可能になります。
27ビットのシストリックFIRモードでは、DSPブロックごとに1ステージのシストリック・フィルターを実装することができます。なお、このモードではシストリック・レジスターは不要です。
図 27. インテルAgilexデバイスでの27ビット・シストリックFIRモード