インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド

ID 683037
日付 2/05/2021
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

9.7.2. General1タブ

パラメーター名 デフォルト値 説明
Pipelining
Output latency 0-14 0 quotient[] および remain[] 出力に関連付けられたレイテンシーのクロックサイクル数を指定します。ゼロ (0) の値は、レイテンシーが存在せず、純粋に 組み合わせた関数がインスタンス化されていることを示します。省略した場合、デフォルト値は 0 (パイプラインなし) です。How wide should the 'numerator' input bus be?パラメーターで指定された値よりも高いOutput latencyパラメーター値を指定することはできません。
Create an asynchronous Clear input?
  • On
  • Off
Off

aclr 信号を作成するには、このオプションを選択します。

Create a Clock Enable Input?
  • On
  • Off
Off

IPクロックの clken 信号を作成するには、このオプションを選択します。

Optimization
Which do you wish to optimize?
  • Default Optimization
  • Area
  • Speed
Default Optimization IPの特定のインスタンスの最適化のタイプを指定します。
  • Default Optimization: インテル® Quartus® Prime開発ソフトウェアを使用して、IPの特定のインスタンスに対してデフォルトの最適化手法ロジックを使用して最適化するには、このオプションを選択します。
  • Area: インテル® Quartus® Prime開発ソフトウェアを使用して、IPの特定のインスタンスのルーティングの可能性を最適化するには、このオプションを選択します。
  • Speed: インテル® Quartus® Prime開発ソフトウェアを使用して、IPの特定のインスタンスにキャリーチェーンを使用してスピードを最適化するには、このオプションを選択します。
Remainder
Always return a positive remainder?
  • Yes
  • No
Yes 面積を削減してスピードを向上させるために、 インテル® は、剰余が正でなければならない場合や重要でない場合の動作では、このパラメーターをYesに設定することをお勧めします。