インテルのみ表示可能 — GUID: bnp1566541600798
Ixiasoft
1. インテル® Agilex™ 可変精度DSPブロックの概要
2. インテルAgilex可変精度DSPブロックのアーキテクチャー
3. インテルAgilex可変精度DSPブロックの動作モード
4. インテルAgilex可変精度DSPブロックのデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex FPGA IPコア・リファレンス
6. Multiply Adder Intel® FPGA IPコア・リファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコア・リファレンス
8. LPM_MULT Intel® FPGA IPコア・リファレンス
9. LPM_DIVIDE (Divider) Intel FPGA IPコア
10. Native Floating Point DSP Intel Agilex FPGA IPリファレンス
11. インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド・アーカイブ
12. インテルAgilex可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: bnp1566541600798
Ixiasoft
9.7.2. General1タブ
パラメーター名 | 値 | デフォルト値 | 説明 |
---|---|---|---|
Pipelining | |||
Output latency | 0-14 | 0 | quotient[] および remain[] 出力に関連付けられたレイテンシーのクロックサイクル数を指定します。ゼロ (0) の値は、レイテンシーが存在せず、純粋に 組み合わせた関数がインスタンス化されていることを示します。省略した場合、デフォルト値は 0 (パイプラインなし) です。How wide should the 'numerator' input bus be?パラメーターで指定された値よりも高いOutput latencyパラメーター値を指定することはできません。 |
Create an asynchronous Clear input? |
|
Off | aclr 信号を作成するには、このオプションを選択します。 |
Create a Clock Enable Input? |
|
Off | IPクロックの clken 信号を作成するには、このオプションを選択します。 |
Optimization | |||
Which do you wish to optimize? |
|
Default Optimization | IPの特定のインスタンスの最適化のタイプを指定します。
|
Remainder | |||
Always return a positive remainder? |
|
Yes | 面積を削減してスピードを向上させるために、 インテル® は、剰余が正でなければならない場合や重要でない場合の動作では、このパラメーターをYesに設定することをお勧めします。 |