インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド

ID 683037
日付 2/05/2021
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

7.4. パラメーター

表 94.   ALTMULT_COMPLEX Intel® FPGA IPパラメーター
パラメーター デフォルト値 説明
General
How wide should the A input buses be? 1-256 18 dataa_imag および dataa_real 入力バスのビット数を指定します。
How wide should the B input buses be? 1-256 18 datab_imag および datab_real 入力バスのビット数を指定します。
How wide should the 'result' output bus be? 1-256 36 result’出力バスのビット数を指定します。
Input Representation
What is the representation format for A inputs?

Signed

Unsigned

Signed A入力の表現形式を指定します。

インテル® Agilex™ デバイスでは、Signed表現形式のみがサポートされています。

What is the representation format for B inputs?

Signed

Unsigned

Signed B入力の表現形式を指定します。

インテル® Agilex™ デバイスでは、Signed表現形式のみがサポートされています。

Implementation Style
Which implementation style should be used?

Automatically select a style for best trade-off for the current settings

Canonical. (シンプルな乗算器の数を最小限にします)

Conventional. (ロジックセルの使用を最小限にします)

Automatically select a style for best trade-off for the current settings インテル® Agilex™ デバイスは、Automatically select a style for best trade-off for the current settings形式のみをサポートします。 インテル® Quartus® Prime開発ソフトウェアは、選択したデバイスファミリーと入力幅に基づいて最適な実装を決定します。
Pipelining
Output latency 0 - 11 4 出力レイテンシーのクロックサイクル数を指定します。
Create a Clear input?

NONE

ACLR

SCLR

NONE 複素数乗算器の aclr または sclr 信号を作成するには、このオプションを選択します。
Create a Clock Enable input?

On

Off

Off 複素数乗算器クロックの ena 信号を作成するには、このオプションを選択します。