インテルのみ表示可能 — GUID: aqj1548645125358
Ixiasoft
1. インテル® Agilex™ 可変精度DSPブロックの概要
2. インテルAgilex可変精度DSPブロックのアーキテクチャー
3. インテルAgilex可変精度DSPブロックの動作モード
4. インテルAgilex可変精度DSPブロックのデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex FPGA IPコア・リファレンス
6. Multiply Adder Intel® FPGA IPコア・リファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコア・リファレンス
8. LPM_MULT Intel® FPGA IPコア・リファレンス
9. LPM_DIVIDE (Divider) Intel FPGA IPコア
10. Native Floating Point DSP Intel Agilex FPGA IPリファレンス
11. インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド・アーカイブ
12. インテルAgilex可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: aqj1548645125358
Ixiasoft
2.2.2. 浮動小数点演算用のパイプライン・レジスター
浮動小数点演算には、パイプライン・レジスターの3つのレイテンシー・レイヤーがあります。パイプライン・レジスターのすべてのレイテンシー・レイヤーをバイパスするか、パイプライン・レジスターの任意の1つ、2つ、または3つのレイヤーを使用できます。
図 12. FP32動作モードのパイプライン・レジスターの位置
図 13. FP16動作モードのパイプライン・レジスターの位置
次の可変精度DSPブロック信号により、可変精度DSPブロック内のパイプライン・レジスターを制御します。
- CLK
- ENA[2..0]
- CLR[1]