インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド

ID 683037
日付 2/05/2021
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

2.2.2. 浮動小数点演算用のパイプライン・レジスター

浮動小数点演算には、パイプライン・レジスターの3つのレイテンシー・レイヤーがあります。パイプライン・レジスターのすべてのレイテンシー・レイヤーをバイパスするか、パイプライン・レジスターの任意の1つ、2つ、または3つのレイヤーを使用できます。

図 12. FP32動作モードのパイプライン・レジスターの位置
図 13. FP16動作モードのパイプライン・レジスターの位置
次の可変精度DSPブロック信号により、可変精度DSPブロック内のパイプライン・レジスターを制御します。
  • CLK
  • ENA[2..0]
  • CLR[1]