このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1. インテル® Agilex™ 可変精度DSPブロックの概要
2. インテルAgilex可変精度DSPブロックのアーキテクチャー
3. インテルAgilex可変精度DSPブロックの動作モード
4. インテルAgilex可変精度DSPブロックのデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex FPGA IPコア・リファレンス
6. Multiply Adder Intel® FPGA IPコア・リファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコア・リファレンス
8. LPM_MULT Intel® FPGA IPコア・リファレンス
9. LPM_DIVIDE (Divider) Intel FPGA IPコア
10. Native Floating Point DSP Intel Agilex FPGA IPリファレンス
11. インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド・アーカイブ
12. インテルAgilex可変精度DSPブロック・ユーザーガイドの改訂履歴
5.4. 固定小数点演算の最大出力データ幅
| 動作モード | 最大出力データ幅 | |
|---|---|---|
| resulta | chainout | |
| m9x9_sumof4 | 64 | 64 |
| 動作モード | 最大出力データ幅 | ||||||
|---|---|---|---|---|---|---|---|
| resulta | resultb | scanout | chainout | ||||
| 入力カスケード機能なしの場合 | 入力カスケードが ay 入力に対してイネーブルになっている場合 | 入力カスケードが by 入力によってイネーブルになっている場合 | 入力カスケードが ay および by 入力によってイネーブルになっている場合 | ||||
| m18×18_full | 37 | 37 | by ポート幅と同じ幅を使用 | by ポート幅と同じ幅を使用 | ay または scanin ポート幅と同じ幅を使用 | ay または scanin ポート幅と同じ幅を使用 | 使用しない |
| m18×18_sumof2 | 64 | 使用しない | by と同じ幅を使用 | by ポート幅と同じ幅を使用 | ay または scanin ポート幅と同じ幅を使用 | ay または scanin ポート幅と同じ幅を使用 | 64 |
| m18×18_systolic | 44 | 37 | by と同じ幅を使用してください。 | by ポート幅と同じ幅を使用 | ay または scanin ポート幅と同じ幅を使用 | ay または scanin ポート幅と同じ幅を使用 | 44 |
| 動作モード | 最大出力データ幅 | ||
|---|---|---|---|
| resulta | scanout | chainout | |
| m27×27 | 64 |
ay または scanin ポート幅と同じ幅を使用します。 |
64 |