インテルのみ表示可能 — GUID: kac1548140626065
Ixiasoft
1. インテル® Agilex™ 可変精度DSPブロックの概要
2. インテルAgilex可変精度DSPブロックのアーキテクチャー
3. インテルAgilex可変精度DSPブロックの動作モード
4. インテルAgilex可変精度DSPブロックのデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex FPGA IPコア・リファレンス
6. Multiply Adder Intel® FPGA IPコア・リファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコア・リファレンス
8. LPM_MULT Intel® FPGA IPコア・リファレンス
9. LPM_DIVIDE (Divider) Intel FPGA IPコア
10. Native Floating Point DSP Intel Agilex FPGA IPリファレンス
11. インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド・アーカイブ
12. インテルAgilex可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kac1548140626065
Ixiasoft
3.1.1.1. 18 × 18または18 × 19独立乗算器
18 × 18または18 × 19独立乗算モードには、次の式を使用します。
resulta = ax * ay
resultb = bx * by
図 16. 可変精度DSPブロックごとに備わった2つの18 × 18または18 × 19独立乗算器
次の図で、変数は次のように定義されています。
- 18 × 19符号付きオペランドでは、n = 19およびm = 37
- 18 × 18符号なしオペランドでは、n = 18およびm = 36