インテルのみ表示可能 — GUID: xoj1549880793424
Ixiasoft
1. インテル® Agilex™ 可変精度DSPブロックの概要
2. インテルAgilex可変精度DSPブロックのアーキテクチャー
3. インテルAgilex可変精度DSPブロックの動作モード
4. インテルAgilex可変精度DSPブロックのデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex FPGA IPコア・リファレンス
6. Multiply Adder Intel® FPGA IPコア・リファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコア・リファレンス
8. LPM_MULT Intel® FPGA IPコア・リファレンス
9. LPM_DIVIDE (Divider) Intel FPGA IPコア
10. Native Floating Point DSP Intel Agilex FPGA IPリファレンス
11. インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド・アーカイブ
12. インテルAgilex可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: xoj1549880793424
Ixiasoft
4.1.5. チェーンアウト加算器
出力チェーンパスを使用して、別のDSPブロックからの結果を追加できます。出力チェーンアウト・ポートは、DISABLE_CHAINOUT 信号をアサートすることで動的にディスエーブルできます。
チェーンアウト加算器は、18 x 18または18 x 19の独立した乗算器モードを除くすべての動作モードをサポートします。
DISABLE_SCANIN ポートが使用されると、この信号の入力レジスターはイネーブルになります。レジスターはフリー・ランニング・クロックによって駆動され、このレジスターを制御するためのクロックイネーブルまたはクロッククリア信号はありません。