このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1. インテル® Agilex™ 可変精度DSPブロックの概要
2. インテルAgilex可変精度DSPブロックのアーキテクチャー
3. インテルAgilex可変精度DSPブロックの動作モード
4. インテルAgilex可変精度DSPブロックのデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex FPGA IPコア・リファレンス
6. Multiply Adder Intel® FPGA IPコア・リファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコア・リファレンス
8. LPM_MULT Intel® FPGA IPコア・リファレンス
9. LPM_DIVIDE (Divider) Intel FPGA IPコア
10. Native Floating Point DSP Intel Agilex FPGA IPリファレンス
11. インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド・アーカイブ
12. インテルAgilex可変精度DSPブロック・ユーザーガイドの改訂履歴
5.6.6. 27 × 27 Modeの信号
図 56. 27 × 27 Modeの信号
| 信号名 | 入力/出力 | 幅 | 説明 |
|---|---|---|---|
| ax[26:0] | 入力 | 27 | 乗算器への入力データバスです。 内部係数機能がイネーブルになっている場合、この信号は使用できません。 |
| ay[26:0] | 入力 | 27 | 乗算器への入力データバスです。 前置加算器がイネーブルになっている場合、これらの信号は前置加算器への入力として供給されます。 |
| az[25:0] | 入力 | 26 | これらの信号は前置加算器に入力されます。 これらの信号は、前置加算器がイネーブルになっている場合にのみ使用可能です。 |
| resulta[63:0] | 出力 | 64 | 乗算器からの出力データバスです。 |
| 信号名 | 入力/出力 | 幅 | 説明 |
|---|---|---|---|
| clk[0] | 入力 | 1 | すべてのレジスターへの入力クロックです。 |
| ena[2:0] | 入力 | 3 | すべてのレジスターへのクロックイネーブル信号です。 この信号はアクティブHighです。 |
| clr[1:0] | 入力 | 2 | この信号は、すべてのレジスターの非同期または同期のクリア入力信号となることができます。Type of clear signalパラメーターを使用して、クリア入力信号の種類を選択することができます。 これらの信号はアクティブHighです。 デフォルトでは、この信号はLowです。 入力レジスターのクロックイネーブル制限の詳細については、入力レジスター、パイプライン・レジスター、および出力レジスターのコンフィグレーション を参照してください。 |
| 信号名 | 入力/出力 | 幅 | 説明 |
|---|---|---|---|
| disable_chainout | 入力 | 1 | ダイナミック・チェーンアウト機能をイネーブルするダイナミック入力信号です。この信号の値は、ランタイム時に変更できます。 この信号を使用するには、chainout 出力バスを次のDSPブロックに接続する必要があります。
|
| accumulate | 入力 | 1 | アキュムレーター機能をイネーブルまたはディスエーブルする入力信号です。この信号の値は、ランタイム時に変更できます。
|
| loadconst | 入力 | 1 | 負荷定数機能をイネーブルまたはディスエーブルする入力信号です。この信号の値は、ランタイム時に変更できます。
|
| negate | 入力 | 1 | チェーンアウト加算器モジュールの動作を制御するためのダイナミック入力信号です。この信号の値は、ランタイム時に変更できます。
|
| 信号名 | 入力/出力 | 幅 | 説明 |
|---|---|---|---|
| coefsela[2:0] | 入力 | 3 | 最上位の乗算器に対してユーザーが定義した8つの係数値に向けた入力選択信号です。係数値は内部メモリーに格納され、パラメーターcoef_a_0からcoef_a_7で指定されます。
これらの信号は、内部係数機能がイネーブルされている場合にのみ使用可能です。 |
| 信号名 | 入力/出力 | 幅 | 説明 |
|---|---|---|---|
| scanin[26:0] | 入力 | 27 | 入力カスケードモジュールの入力データバスです。 先行するDSPコアからの scanout 信号にこれらの信号をを接続します。 |
| scanout[26:0] | 出力 | 27 | 入力カスケードモジュールの出力データバスです。 次のDSPコアからの scanin 信号にこれらの信号をを接続します。 |
| 信号名 | 入力/出力 | 幅 | 説明 |
|---|---|---|---|
| chainin[63:0] | 入力 | 64 | 出力カスケードモジュールの入力データバスです。 先行するDSPコアからの chainout 信号にこれらの信号をを接続します。 |
| chainout[63:0] | 出力 | 64 | 出力カスケードモジュールの出力データバスです。 次のDSPコアからの chainin 信号にこれらの信号をを接続します。 |