インテルのみ表示可能 — GUID: kly1462340711241
Ixiasoft
1. インテル® Agilex™ 可変精度DSPブロックの概要
2. インテルAgilex可変精度DSPブロックのアーキテクチャー
3. インテルAgilex可変精度DSPブロックの動作モード
4. インテルAgilex可変精度DSPブロックのデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex FPGA IPコア・リファレンス
6. Multiply Adder Intel® FPGA IPコア・リファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコア・リファレンス
8. LPM_MULT Intel® FPGA IPコア・リファレンス
9. LPM_DIVIDE (Divider) Intel FPGA IPコア
10. Native Floating Point DSP Intel Agilex FPGA IPリファレンス
11. インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド・アーカイブ
12. インテルAgilex可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kly1462340711241
Ixiasoft
8.3.3. Pipeliningタブ
パラメーター | 値 | デフォルト値 | 説明 |
---|---|---|---|
Do you want to pipeline the function? | |||
Pipeline | No Yes |
No | 乗算器の出力にパイプライン・レジスターをイネーブルするには、Yesを選択します。パイプライン・レジスターをイネーブルすると、出力にレイテンシーが追加されます。 |
Latency | 0より大きい値 | 1 | クロックサイクルで必要な出力レイテンシーを指定します。 |
Clear Signal Type | NONE ACLR SCLR |
NONE | パイプライン・レジスターのリセットの種類を指定します。 パイプライン・レジスターを使用しない場合、NONEを選択します。 パイプライン・レジスターに非同期クリアを使用するには、ACLRを選択します。これにより、ACLR ポートが生成されます。 パイプライン・レジスターに同期クリアを使用するには、SCLRを選択します。これにより、SCLR ポートが生成されます。 |
Create a 'clken' clock enable clock | Off On |
Off |
パイプライン・レジスターのクロックポートのアクティブHighクロックイネーブルを指定します。 |
What type of optimization do you want? | |||
Type | Default Speed Area |
Default | IPコアに必要な最適化を指定します。 インテル® Quartus® Prime開発ソフトウェアを使用してIPコアの最適化方法を決定するには、Defaultを選択します。 |