インテルのみ表示可能 — GUID: xaf1548140039032
Ixiasoft
1. インテル® Agilex™ 可変精度DSPブロックの概要
2. インテルAgilex可変精度DSPブロックのアーキテクチャー
3. インテルAgilex可変精度DSPブロックの動作モード
4. インテルAgilex可変精度DSPブロックのデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex FPGA IPコア・リファレンス
6. Multiply Adder Intel® FPGA IPコア・リファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコア・リファレンス
8. LPM_MULT Intel® FPGA IPコア・リファレンス
9. LPM_DIVIDE (Divider) Intel FPGA IPコア
10. Native Floating Point DSP Intel Agilex FPGA IPリファレンス
11. インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド・アーカイブ
12. インテルAgilex可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: xaf1548140039032
Ixiasoft
2.1.9. 固定小数点演算用のダブル累算レジスター
アキュムレーターは、出力レジスターバンクとアキュムレーター・フィードバック・パスの間に位置する64ビットのダブル累算レジスターをイネーブルすることで、ダブル累算をサポートします。
ダブル累算レジスターがイネーブルになっている場合、アキュムレーターのフィードバック・パスに追加のクロックサイクル遅延が追加されます。
このレジスターの設定は、出力レジスターバンクと同じです。
このレジスターをイネーブルすることで、同じ数の可変精度DSPブロックを使用するアキュムレーター・チャネルを2つ有することができます。これはインターリーブされた複雑なデータ (I、Q) を処理する際に役立ちます。