インテルのみ表示可能 — GUID: sam1395329687997
Ixiasoft
1. インテル® Agilex™ 可変精度DSPブロックの概要
2. インテルAgilex可変精度DSPブロックのアーキテクチャー
3. インテルAgilex可変精度DSPブロックの動作モード
4. インテルAgilex可変精度DSPブロックのデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex FPGA IPコア・リファレンス
6. Multiply Adder Intel® FPGA IPコア・リファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコア・リファレンス
8. LPM_MULT Intel® FPGA IPコア・リファレンス
9. LPM_DIVIDE (Divider) Intel FPGA IPコア
10. Native Floating Point DSP Intel Agilex FPGA IPリファレンス
11. インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド・アーカイブ
12. インテルAgilex可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: sam1395329687997
Ixiasoft
8.4. 信号
信号名 | 必須 | 説明 |
---|---|---|
dataa[] | はい | データ入力です。 入力信号のサイズは、Dataa widthパラメーター値によって異なります。 |
datab[] | はい | データ入力です。 入力信号のサイズは、Datab widthパラメーター値によって異なります。 |
clock | いいえ | パイプライン使用のためのクロック入力です。 Latencyの値が1 (デフォルト) 以外の場合、クロック信号をイネーブルする必要があります。 |
clken | いいえ | パイプラインの使用に向けたクロックイネーブルです。clken 信号がHighにアサートされると、加算または減算演算が実行されます。信号がLowの場合、動作は発生しません。これを省略する場合、デフォルト値は 1 となります。 |
aclr | いいえ | パイプラインをすべて 0 にリセットするために任意のタイムに使用される非同期クリア信号です。クロック信号には非同期です。パイプラインは未定義 (X) ロジックレベルに初期化されます。出力は一貫性のある値になりますが、ゼロ以外の値となります。 |
sclr | いいえ | パイプラインをすべて 0 にリセットするために任意のタイムに使用される同期クリア信号です。クロック信号に同期しています。パイプラインは未定義 (X) ロジックレベルに初期化されます。出力はすべて一貫性のある値になりますが、ゼロ以外の値となります。 |
信号名 | 必須 | 説明 |
---|---|---|
result[] | はい | データ出力です。 出力信号のサイズは、Result widthパラメーターによって異なります。 |