インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド

ID 683037
日付 2/05/2021
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

8.4. 信号

表 101.   LPM_MULT Intel® FPGA IP コア入力信号
信号名 必須 説明
dataa[] はい データ入力です。

入力信号のサイズは、Dataa widthパラメーター値によって異なります。

datab[] はい データ入力です。

入力信号のサイズは、Datab widthパラメーター値によって異なります。

clock いいえ パイプライン使用のためのクロック入力です。

Latencyの値が1 (デフォルト) 以外の場合、クロック信号をイネーブルする必要があります。

clken いいえ パイプラインの使用に向けたクロックイネーブルです。clken 信号がHighにアサートされると、加算または減算演算が実行されます。信号がLowの場合、動作は発生しません。これを省略する場合、デフォルト値は 1 となります。
aclr いいえ パイプラインをすべて 0 にリセットするために任意のタイムに使用される非同期クリア信号です。クロック信号には非同期です。パイプラインは未定義 (X) ロジックレベルに初期化されます。出力は一貫性のある値になりますが、ゼロ以外の値となります。
sclr いいえ パイプラインをすべて 0 にリセットするために任意のタイムに使用される同期クリア信号です。クロック信号に同期しています。パイプラインは未定義 (X) ロジックレベルに初期化されます。出力はすべて一貫性のある値になりますが、ゼロ以外の値となります。
表 102.   LPM_MULT Intel® FPGA IP 出力信号
信号名 必須 説明
result[] はい データ出力です。

出力信号のサイズは、Result widthパラメーターによって異なります。