インテルのみ表示可能 — GUID: hys1476842071551
Ixiasoft
2.1. HDMI 2.1 RX-TX Retransmitデザインのブロック図
2.2. RX専用またはTX専用のデザインの作成
2.3. ハードウェアおよびソフトウェアの要件
2.4. ディレクトリー構造
2.5. デザインのコンポーネント
2.6. Dynamic Range and Mastering (HDR) InfoFrameの挿入とフィルタリング
2.7. デザインのソフトウェア・フロー
2.8. 異なるFRLレートでのデザインの実行
2.9. クロックスキーム
2.10. インターフェイスの信号
2.11. RTLパラメーターの設計
2.12. ハードウェアの設定
2.13. シミュレーションのテストベンチ
2.14. デザインにおける制限
2.15. デバッグの機能
2.16. デザインのアップグレード
インテルのみ表示可能 — GUID: hys1476842071551
Ixiasoft
3.1. HDMI 2.0 RX-TX Retransmitデザインのブロック図
HDMI 2.0 RX-TX Retransmitのデザイン例は、HDMI Intel® FPGA IPのシンプレックス・チャネル・モードでのパラレル・ループバックを示します。
図 20. HDMI RX-TX Retransmitのブロック図 ( インテル® Quartus® Primeプロ・エディション)
図 21. HDMI RX-TX Retransmitのブロック図 ( インテル® Quartus® Primeスタンダード・エディション)