インテルのみ表示可能 — GUID: trg1575521171588
Ixiasoft
2.1. HDMI 2.1 RX-TX Retransmitデザインのブロック図
2.2. RX専用またはTX専用のデザインの作成
2.3. ハードウェアおよびソフトウェアの要件
2.4. ディレクトリー構造
2.5. デザインのコンポーネント
2.6. Dynamic Range and Mastering (HDR) InfoFrameの挿入とフィルタリング
2.7. デザインのソフトウェア・フロー
2.8. 異なるFRLレートでのデザインの実行
2.9. クロックスキーム
2.10. インターフェイスの信号
2.11. RTLパラメーターの設計
2.12. ハードウェアの設定
2.13. シミュレーションのテストベンチ
2.14. デザインにおける制限
2.15. デバッグの機能
2.16. デザインのアップグレード
インテルのみ表示可能 — GUID: trg1575521171588
Ixiasoft
2.7. デザインのソフトウェア・フロー
デザインのメイン・ソフトウェア・フローでは、 Nios® IIプロセッサーはTIリドライバー設定をコンフィグレーションし、電源投入時にTXパスとRXパスを初期化します。
図 12. main.cスクリプトのソフトウェア・フロー
ソフトウェアはwhileループを実行し、シンクとソースの変更を監視して、変更に対応します。ソフトウェアでは、TXリコンフィグレーション、TXリンク・トレーニングをトリガーし、ビデオの送信を開始することができます。
図 13. TXパス初期化のフローチャート
図 14. RXパス初期化のフローチャート
図 15. TXのリコンフィグレーションとリンク・トレーニングのフローチャート
図 16. 特定のFRLレートでのリンク・トレーニングLTS:3プロセスのフローチャート
図 17. HDMI TXビデオ送信のフローチャート