HDMI インテル® Arria 10 FPGA IPデザイン例のユーザーガイド

ID 683156
日付 5/12/2021
Public
ドキュメント目次

2.7. デザインのソフトウェア・フロー

デザインのメイン・ソフトウェア・フローでは、 Nios® IIプロセッサーはTIリドライバー設定をコンフィグレーションし、電源投入時にTXパスとRXパスを初期化します。
図 12.  main.cスクリプトのソフトウェア・フロー

ソフトウェアはwhileループを実行し、シンクとソースの変更を監視して、変更に対応します。ソフトウェアでは、TXリコンフィグレーション、TXリンク・トレーニングをトリガーし、ビデオの送信を開始することができます。

図 13. TXパス初期化のフローチャート
図 14. RXパス初期化のフローチャート
図 15. TXのリコンフィグレーションとリンク・トレーニングのフローチャート
図 16. 特定のFRLレートでのリンク・トレーニングLTS:3プロセスのフローチャート
図 17. HDMI TXビデオ送信のフローチャート