HDMI インテル® Arria 10 FPGA IPデザイン例のユーザーガイド

ID 683156
日付 5/12/2021
Public
ドキュメント目次

4.4.2. デザインの生成

ハードウェアのセットアップ後は、デザインを生成する必要があります。
開始する前に、 インテル® Quartus® Primeプロ・エディションのソフトウェアでHDCPの機能がインストールされていることを確認します。
  1. Tools > IP Catalogをクリックし、 インテル® Arria® をターゲット・デバイス・ファミリーとして選択します。
    注: HDCPデザイン例は、 インテル® Arria® および インテル® Stratix® 10デバイスのみをサポートします。
  2. IP Catalogで、HDMI Intel® FPGA IPを検索してダブルクリックします。New IP variationウィンドウが表示されます。
  3. カスタムIPのバリエーションにトップレベル名を指定します。パラメーター・エディターは、IPのバリエーションの設定を <your_ip>.qsysまたは <your_ip>.ipという名前のファイルに保存します。
  4. OKをクリックします。パラメーター・エディターが表示されます。
  5. IPタブで、TXおよびRXに必要なパラメーターをコンフィグレーションします。
  6. Support HDCP 1.4またはSupport HDCP 2.3パラメーターをオンにし、HDCPデザイン例を生成します。
  7. HDCPプロダクション・キーを暗号化されている形式で外部フラッシュメモリーまたはEEPROMに格納する場合は、Support HDCP Key Managementパラメーターをオンにします。それ以外の場合は、Support HDCP Key Managementパラメーターをオフにし、HDCPプロダクション・キーをプレーン形式でFPGAに格納します。
  8. Design Exampleタブで、Arria 10 HDMI RX-TX Retransmit を選択します。
  9. Synthesisを選択し、ハードウェアのデザイン例を生成します。
  10. Generate File Formatには、VerilogまたはVHDLを選択します。
  11. Target Development Kitには、Arria 10 GX FPGA Development Kitを選択します。開発キットを選択すると、ターゲットデバイス (ステップ4で選択) は開発キットのデバイスと一致するように変更されます。Arria 10 GX FPGA開発キットの場合、デフォルトのデバイスは10AX115S2F45I1SGです。
  12. Generate Example Designをクリックし、プロジェクト・ファイルとソフトウェアのExecutable and Linking Format (ELF) プログラミング・ファイルを生成します。