インテルのみ表示可能 — GUID: jcc1614833283055
Ixiasoft
インテルのみ表示可能 — GUID: jcc1614833283055
Ixiasoft
5.5.2. MSI保留ビット・インターフェイス信号
信号名 | 入力/出力 | EP/RP/BP | クロックドメイン | 説明 |
---|---|---|---|---|
p#_msi_pnd_func_i[2:0] | 入力 | EP | coreclkout_hip | 注:p2およびp3では使用できません。 MSI機能構造の保留ビット・レジスターの機能番号を選択します。 |
p#_msi_pnd_addr_i[1:0] | 入力 | EP | coreclkout_hip | 注:p2およびp3では使用できません。 MSI機能構造の保留ビット・レジスターのバイト選択。 たとえば、msi_pnd_addr_i [1:0] = 00の場合、保留ビット・レジスターのビット[7:0]はmsi_pnd_byte_i [7:0]で更新されます。 msi_pnd_addr_i [1:0] = 01の場合、保留ビット・レジスターのビット[15:8]はmsi_pnd_byte_i [7:0]で更新されます。 |
p#_msi_pnd_byte_i[7:0] | 入力 | EP | coreclkout_hip | 注:p2およびp3では使用できません。 関数にメッセージが付加されていることを示します。 |