インテルのみ表示可能 — GUID: gxi1612576388523
Ixiasoft
インテルのみ表示可能 — GUID: gxi1612576388523
Ixiasoft
5.12. ペイロード出力インターフェイス
トランザクション層(TL)バスは、コンフィグレーションスペースに格納されている情報のサブセットを提供します。 この情報をapp_err*信号と組み合わせて使用して、TLP送信の問題を理解してください。
信号名 | 入力/出力 | EP/RP/BP | クロックドメイン | 説明 |
---|---|---|---|---|
p#_tl_cfg_ctl_o[15:0] | 出力 | EP/RP/BP | coreclkout_hip | tl_cfg_add_o [4:0]で指定されたレジスターからの多重化データ出力。 このバスの各フィールドの詳細情報は、Configuration Output Interface(COI)で定義されています。 |
p#_tl_cfg_add_o[4:0] | 出力 | EP/RP/BP | coreclkout_hip | このアドレスバスには、どのコンフィグレーション・スペース・レジスター情報がtl_cfg_ctl_o [15:0]ビットに駆動されているかを示すインデックスが含まれています。 |
p#_tl_cfg_func_o[2:0] | 出力 | EP/RP/BP | coreclkout_hip |
注: p2およびp3では使用できません。
コンフィグレーション・スペース・レジスター値がtl_cfg_ctl_o[15:0]でドライブアウトされる関数を指定します。
|
p#_dl_timer_update_o | 出力 | EP/RP/BP | coreclkout_hip | 現在のリンク速度、リンク幅、または最大ペイロードサイズが変更されるたびにアサートするアクティブハイパルス。 これらのパラメーターのいずれかが変更されると、IPの内部再生/ACK-NAKタイマーはデフォルトで内部で計算されたPCIeテーブルに戻ります。 これらのデフォルト値を上書きするには、これらのイベントが発生したときにポートロジックレジスターを再プログラムします。 |